4 votos

¿Se puede usar una puerta NO para lograr un cambio de fase de 180 grados?

He visto de varias fuentes que dicen que una puerta NO puede ser utilizado para lograr un giro de 180 grados cambio de fase. Es esta afirmación verdadera?

Edit: La pregunta es, definitivamente, sonido claro, porque esa es la forma en que fue redactada, pero una cosa que me faltó fue que se pidió en el contexto relacionado con la FPGA. Así que supongo que estamos tratando con las señales digitales de aquí. De todos modos, dando una onda sinusoidal como una entrada de la puerta NO iba a cambiar la forma de la salida de sí mismo, así que supongo que no sería cuestión de comparar/el cálculo de la diferencia de fase. La solución que se dio fue el uso de un MCD en un FPGA y fue mencionado explícitamente no el uso de una puerta not, pero no entiendo por qué no va a funcionar porque la inversión de una onda es, sin duda, una de 180 grados de cambio de fase a la derecha? Por favor me corrija si estoy equivocado!

6voto

FakeMoustache Puntos 6645

Lo que es de 180 grados de cambio de fase?

Cuando la señal es una onda sinusoidal, un giro de 180 grados cambio de fase retrasos de la señal para la mitad del período de la onda sinusoidal, onda sinusoidal, a continuación, se ve invertida:

Enter image description here

Puede un inversor de hacer esto? No, porque tiene la ganancia de la señal, la salida sería la de una onda cuadrada, no de una condición.

Cuando la señal es una onda cuadrada con un 50% de ciclo de trabajo, a continuación, pasa algo parecido como con la onda sinusoidal:

Puede un inversor de hacer esto?

schematic

Pero ahora echemos un vistazo a una onda cuadrada con un 25% de ciclo de trabajo, y vea lo que sucede cuando NO quiero que la señal:

schematic

simular este circuito – Esquema creado mediante CircuitLab

Así que usted puede ver que es de hecho posible el uso de una puerta not (inversor) a 180 grados de cambio de fase de una señal, sino que sólo funciona en una onda cuadrada con un 50% de ciclo de trabajo.

Yo no usaría el término "cambio de fase de 180 grados" en el contexto de las señales digitales y NO puertas. Yo diría que la inversión de un (digital) de la señal.

Llamando a este cambio de fase de 180 grados es confuso y equivocado, en mi opinión, porque no es un cambio de fase, sino una inversión.

3voto

ianb Puntos 659

La afirmación es engañosa. Un inversor se ocupa de las señales digitales y señales digitales contienen frecuencia de los armónicos que serpentean fuera a infinito (en teoría). Tomar una onda cuadrada por ejemplo: -

enter image description here

La de arriba es muy aproximado mostrando sólo la fundamental, tercera, quinta y séptima armónicos.

Si usted invertida esta onda cuadrada ciertamente se podría decir que la fundamental es la fase cambiado 180 grados. Entonces, si (decir) se llevó el 3er armónico en el aislamiento, y miró cómo esa fase desplazado también sería desfasada 180 grados, pero, en relación a la fundamental de que el cambio de fase es de sólo 60 grados.

La afirmación es correcta, en algunos aspectos, pero es engañosa en los demás.

2voto

Chad Johnson Puntos 248

Una puerta no tiene demasiada ganancia para proporcionar un cambio de fase limpio de 180 grados, pero con la cantidad correcta de retroalimentación negativa, algunas puertas no pueden hacerlo.

1voto

jfmessier Puntos 223

Ya no hay respuesta hasta el momento (y uno tiene una puntuación por encima de los 20!) en realidad menciona FPGAs, voy a añadir la respuesta creo que usted está buscando. Usted no puede invertir un reloj en un FPGA con la lógica, por varias razones:

  1. Skew. La inversión no es instantánea, por lo que sería una época de transición, con los relojes de coincidencia. Usted probablemente no quiere esto.

  2. De la arquitectura. Lógica del FPGA elementos han dedicado reloj líneas de entrada que son independientes de las líneas de datos. A la ruta de datos de reloj de redes implica conexiones que no son óptimas.

Si usted está tratando de conseguir un sentido del reloj en el interior de la IC, tendrás que utilizar uno de la arquitectura nativa del reloj de los módulos.

Si usted está tratando de conducir una salida con un sentido del reloj, los principales vendedores han DDR lógica que puede utilizar para enviar los "datos" de un continuo 010101 "de doble velocidad de datos", que es en realidad el reloj invertido. La dedicación de los circuitos de manejar las correcciones necesarias. Esto le permite evitar el uso global de reloj de recursos para el reloj invertido y también le da una forma de invertir el reloj en el campo con un registro de control.

i-Ciencias.com

I-Ciencias es una comunidad de estudiantes y amantes de la ciencia en la que puedes resolver tus problemas y dudas.
Puedes consultar las preguntas de otros usuarios, hacer tus propias preguntas o resolver las de los demás.

Powered by: